百科问答小站 logo
百科问答小站 font logo



如何评价 AMD 6 月 1 日发布的 3D Chiplets (3D V-Cache)技术? 第1页

  

user avatar   zhangshujia 网友的相关建议: 
      

仅讨论一下AMD本次发布会中的3D Stacking;

3D stacking难点是TSV的延时,垂直过孔的材料最难,连接方式也有焊料/非焊料区分,物理尺寸、性能都有影响;当然同质的简单一点,异构更难【logic跟memory还不算难度最大的,毕竟是在同一时钟下跑...】

AMD的垂直堆叠是用到3D Fabric,应该是TSV了,传统总线做不到signal integrity,而TSV就是材料、工艺的大比武了。

AMD Chiplets的3D Fabric,连同SRAM一起3D stacking;这些cache是跑在CPU等速度上的,性能霸道,单个die上面堆砌这么多cache,就是好大一摊了,良率是挑战的。此外回应一个评论,这样的构造也并不意味着可以更多集成协处理DSA,这是没必要的,加速电路除了时钟同步,认为是异步的,多数时候相对比CPU慢,故没必要。

BTW:还有评论说 “未来CPU大/小核设计是主流,那么3D stacking意味着一堆垂直方向布局的小核的协处理围着转,共用一组SRAM"。这样讲是不准确的,big little不应该公用,L3也许可以,但是待解决的问题更多,fabric性能要求极高;而cache意义在于OOO,little执行的简单任务,顺序执行多的话,大cache帮不上,反而会拖累性能;换句话说,3D的意义是优化IPC,有益堆核,核数少的话,指令预取也没有多大容量需求,但AMD特点是堆核,就对SRAM要求高了,3D Fabric其中一个使命就是保障缓存一致性。所以是共享的L3,超大,超多核~


user avatar   luv_letter 网友的相关建议: 
      

最新消息:陈小武的学生们已经被排成一排,挨个查手机了。




  

相关话题

  为什么TP-LINK(普联)从来不公布路由器产品的CPU、运行内存、闪存等相关参数? 
  cpu对于内存的读写会受制于内存延迟,处理逻辑更类似于web的阻塞模型还是异步模型? 
  从处理器架构的角度看,为什么超威半导体(AMD)相对英特尔(Intel)的中央处理器表现高分低能? 
  386处理器的64TB的虚拟寻址空间,对我们的使用,有什么现实意义吗? 
  如何评价AMD EPYC服务器处理器? 
  Intel 12代桌面处理器顶盖上的多边形标志代表什么? 
  ARM 版处理器的 MacBook 推出后,你会选 X86 版还是 ARM 版? 
  为什么游戏主机(PS3/XBOX 360)和次世代游戏主机(PS4/XBOX One)不采用Intel/nVidia平台? 
  AM4 主板现在买哪个 CPU 将来最保值? 
  为什么8086CPU不支持将数据直接送入段寄存器的操作? 

前一个讨论
螃蟹是不是本来就叫旁海?
下一个讨论
如何评价华为 MatePad Pro 12.6寸国内 4999 元起的定价?反映怎样的市场策略?





© 2024-12-26 - tinynew.org. All Rights Reserved.
© 2024-12-26 - tinynew.org. 保留所有权利